楼主: fsaasdfs~
111 0

[学习资料] FPGA在软件无线电中的应用 [推广有奖]

  • 0关注
  • 10粉丝

已卖:2152份资源
好评率:99%
商家信誉:一般

博士生

22%

还不是VIP/贵宾

-

威望
0
论坛币
350 个
通用积分
2582.7589
学术水平
6 点
热心指数
6 点
信用等级
5 点
经验
-6042 点
帖子
0
精华
0
在线时间
527 小时
注册时间
2012-8-29
最后登录
2026-2-1

楼主
fsaasdfs~ 发表于 2025-3-11 15:10:34 |AI写论文

+2 论坛币
k人 参与回答

经管之家送您一份

应届毕业生专属福利!

求职就业群
赵安豆老师微信:zhaoandou666

经管之家联合CDA

送您一个全额奖学金名额~ !

感谢您参与论坛问题回答

经管之家送您两个论坛币!

+2 论坛币
Altera中文资料
现场可编程门阵列
〔FPGA
〕体系创新以及向
90nm
工艺技术的过渡显著提高了
FPGA
的密度和性能。
FPGA
设计人员不仅需要更高的逻辑密度和更快的性能表现,还要求具有嵌入式处理器、数字信号处理
〔DSP〕模块以及其他硬件
IP结构等复杂的器件功能。但是,由于
FPGA
设计规模越来越大、越来越复杂,为了能够抓住稍纵即逝的市场
时机,设计人员必需尽快完成其设计。
FPGA
器件供给商一直努力提高编译时间效率,改善时序逼近流程,但是却无法满足设计人员更高效工作的要求。
Altera Quartus
II软件增强编译技术明显缩短设计迭代时间,在关键性能通路上进行设计优化,保持性能已
到达要求的区域特性不变,该技术是前所未有的,极大的提高了设计效率。
编译增强优势
现在的一个高级
FPGA
标准编译流程包括
RTL综合、布局布线等,高密度
FPGA
的每次设计编译在任何情况下都要
消耗45分钟到4个多小时的时间,这显然限制了设计人员每天所能进行的迭代次数,可能会少至两次,明显减缓了设计过程。设计人员采用标准编译设计流程来优化
局部设计时序性能时也会降低 ...
二维码

扫码加我 拉你入群

请注明:姓名-公司-职位

以便审核进群资格,未注明则拒绝

关键词:FPGA 无线电 稍纵即逝 迭代次数 中文资料

您需要登录后才可以回帖 登录 | 我要注册

本版微信群
扫码
拉您进交流群
GMT+8, 2026-2-4 03:45