EPONÈýÖØ½Á¶¯¼ÓÃÜËã·¨µÄFPGAʵÏÖ_ͨÐŹ¤³Ì±ÏÒµÂÛÎÄ·¶ÎÄ
·¢²¼Ê±¼ä£º
2015-06-01
À´Ô´£º
ÈË´ó¾¼ÃÂÛ̳
EPONÈýÖØ½Á¶¯¼ÓÃÜËã·¨µÄFPGAʵÏÖ_ͨÐŹ¤³Ì±ÏÒµÂÛÎÄ·¶ÎÄ
È«²¿×÷Õߣº ³ÂÎÄ µÚ1×÷Õßµ¥Î»£º ±±¾©Óʵç´óѧ¼ÌÐø½ÌÓýѧԺ ÂÛÎÄÕªÒª£º EPONʹÓõ㵽¶àµãµÄÊ÷×´ÍØÆË½á¹¹£¬ËüµÄÏÂÐÐÊý¾Ý´«Êä²ÉÓù㲥·½Ê½£¬´æÔÚÇÔÌý¡¢¼ÙðºÍ¾Ü¾ø·þÎñµÈ°²È«ÎÊÌâ¡£ÐÅÏ¢²úÒµ²¿Òѽ«3ÖØ½Á¶¯Ëã·¨×÷ΪEPON¼ÓÃܱê×¼¡£±¾ÎÄ·ÖÎöÁË3ÖØ½Á¶¯¼ÓÃÜËã·¨ÔÀí²¢²ÉÓÃverilog HDLÓïÑÔÔÚFPGAÉÏʵÏÖÁË3ÖØ½Á¶¯Ëã·¨¡£ ¹Ø¼ü´Ê£º 3ÖØ½Á¶¯£¬¼ÓÃÜ£¬EPON£¬FPGA (ä¯ÀÀÈ«ÎÄ) ·¢±íÈÕÆÚ£º 2007Äê10ÔÂ25ÈÕ Í¬ÐÐÆÀÒ飺
ÂÛÎÄÖ»ÊǶÔ1¸ö¼ÓÃÜËã·¨µÄFPGAʵÏÖ, Ëã·¨ÉÏÎÞ´´ÐÂ, Âß¼µç·µÄFPGAʵÏÖ±¾ÉíÓÐʵ¼ÊÒâÒå,µ«Ñ§ÊõÉÏûÓÐÐÂÒâ.
×ÛºÏÆÀ¼Û£º Ð޸ĸ壺 ×¢£ºÍ¬ÐÐÆÀÒéÊÇÓÉÌØÆ¸µÄͬÐÐר¼Ò¸ø³öµÄÆÀÉóÒâ¼û£¬×ÛºÏÆÀ¼ÛÊÇ×ÛºÏר¼Ò¶ÔÂÛÎĸ÷ÒªËØµÄÆÀÒéµÃ³öµÄÊýÖµ£¬ÒÔ1ÖÁ5¿ÅÐÇÏÔʾ¡£