楼主: 打了个飞的
180 0

[学习资料] 多内核验证平台设计与Turbo编译码技术研究 [推广有奖]

  • 0关注
  • 25粉丝

已卖:7509份资源
好评率:99%
商家信誉:一般

院士

97%

还不是VIP/贵宾

-

威望
0
论坛币
3465 个
通用积分
4892.7497
学术水平
8 点
热心指数
9 点
信用等级
8 点
经验
18809 点
帖子
2173
精华
0
在线时间
1405 小时
注册时间
2024-5-25
最后登录
2026-1-22

楼主
打了个飞的 在职认证  发表于 2024-12-8 17:42:05 |AI写论文

+2 论坛币
k人 参与回答

经管之家送您一份

应届毕业生专属福利!

求职就业群
赵安豆老师微信:zhaoandou666

经管之家联合CDA

送您一个全额奖学金名额~ !

感谢您参与论坛问题回答

经管之家送您两个论坛币!

+2 论坛币
多内核验证平台设计与Turbo编译码技术研究
随着移动通信发展,LTE已经取代3G标准成为新的移动通信标准,大量的音视频信息的实时传输成为现实,LTE能够提供上行50Mbps、下行100Mbps的峰值吞吐率,并随着LTE标准的演进不断的提高。在2G和3G中,一直是以单核DSP作为基带解决方案,随着LTE的数据处理能力需求的急速上升,运算瓶颈集中体现在采用的OFDM、MIMO和高性能(Turbo)信道编码模块上,传统的单核处理器已经难以满足LTE对数据处理能力的要求。
目前市面上的LTE终端基带芯片产品大多采用多内核DSP的解决方案。在多内核DSP的设计过程中,验证成为了整个流程中工作量最大的部分, FPGA验证可以为设计提供一个实际的芯片工作时序,并能缩短仿真时间,成为了芯片验证过程中的关键验证手段之一。
多内核DSP的FPGA验证要建立在相应的多FPGA验证平台上,本文在多内核体系结构研究基础上,以Mesh和交叉开关混合结构为基本架构,以四颗Altera EP2S180F1020C5N芯片为基础实现了多内核FPGA验证平台。本文完成的工作主要体现在以下几个方面:1.调研了多内核处理器 ...
二维码

扫码加我 拉你入群

请注明:姓名-公司-职位

以便审核进群资格,未注明则拒绝

关键词:FPGA 数据处理 移动通信 解决方案 MESH

您需要登录后才可以回帖 登录 | 我要注册

本版微信群
扫码
拉您进交流群
GMT+8, 2026-1-25 12:15