楼主: ruhemiadui
79 0

[学习资料] ic设计流程工具 [推广有奖]

  • 0关注
  • 12粉丝

已卖:2355份资源
好评率:99%
商家信誉:一般

硕士生

51%

还不是VIP/贵宾

-

威望
0
论坛币
1138 个
通用积分
2750.9853
学术水平
6 点
热心指数
8 点
信用等级
10 点
经验
-6604 点
帖子
0
精华
0
在线时间
358 小时
注册时间
2012-6-24
最后登录
2026-2-14

楼主
ruhemiadui 发表于 2025-4-3 17:09:55 |AI写论文

+2 论坛币
k人 参与回答

经管之家送您一份

应届毕业生专属福利!

求职就业群
赵安豆老师微信:zhaoandou666

经管之家联合CDA

送您一个全额奖学金名额~ !

感谢您参与论坛问题回答

经管之家送您两个论坛币!

+2 论坛币
数字设计ic芯片流程
前端设计的主要流程:
规格制定
芯片规格: 芯片需要达到的具体功能和性能方面的要求
详细设计
就是根据规格要求,实施具体架构,划分模块功能。
HDL编码
使用硬件描述语言(
vhdl
Verilog
hdl)将功能以代码的形式描述实现。换句话也就是说将实际的硬件电路功能通过HDL语言描述起来,形成RTL代码
(使用cadence软件)
仿真验证
仿真验证就是检验编码设计的正确性,仿真验证工具Mentor公司的
Modelsim
,Synopsys的VCS,还有Cadence的NC-
Verilog
均可以对RTL级的代码进行设计验证
?(使用Cadence或
Modelsim
或Synopsys的VCS等软件)
STAStatic Timing Analysis
(STA),静态时序分析,
属于验证范畴,它主要是在时序上对电路进行验证,检查电路是否存在建立时间(
setup time
)和保持时间(
hold time
)的违例(
violation
)。一个寄存器出现这两个时序违例时,是没有办法正确采样数据和输出数据的,所以以寄存器为基础的数字芯片功能肯定会出现 ...
二维码

扫码加我 拉你入群

请注明:姓名-公司-职位

以便审核进群资格,未注明则拒绝

关键词:IC设计 Violation modelsim Analysis cadence

ic设计流程工具.docx
下载链接: https://bbs.pinggu.org/a-7034521.html

15 KB

需要: RMB 2 元  [购买]

您需要登录后才可以回帖 登录 | 我要注册

本版微信群
扫码
拉您进交流群
GMT+8, 2026-2-17 00:50