楼主: fsaasdfs~
156 0

[学习资料] 基于FPGA的LDPC码编译码研究及硬件实现 [推广有奖]

  • 0关注
  • 10粉丝

已卖:2137份资源
好评率:99%
商家信誉:一般

博士生

21%

还不是VIP/贵宾

-

威望
0
论坛币
350 个
通用积分
2576.8443
学术水平
6 点
热心指数
6 点
信用等级
5 点
经验
-6042 点
帖子
0
精华
0
在线时间
525 小时
注册时间
2012-8-29
最后登录
2026-1-29

楼主
fsaasdfs~ 发表于 2025-1-21 19:02:35 |AI写论文

+2 论坛币
k人 参与回答

经管之家送您一份

应届毕业生专属福利!

求职就业群
赵安豆老师微信:zhaoandou666

经管之家联合CDA

送您一个全额奖学金名额~ !

感谢您参与论坛问题回答

经管之家送您两个论坛币!

+2 论坛币
基于FPGA的LDPC码编译码研究及硬件实现
如今信息化的发展越来越迅速,对信息传输的要求也越来越高,高速的传输效率带来更大的误码概率,因此在保证传输效率的条件下选择一种纠错性能好的编译码技术是移动通信技术发展的关键。本文选择性能接近香农极限的LDPC(低密度奇偶校验)码作为纠错码实现QPSK(正交相移键控)调制方式下的自发自收通信系统。LDPC码在中长码的条件下,有着极为优越的译码性能,现已广泛应用于DVB-S2、4G通信系统和卫星通信中,同时成为了5G中长码编码方案。
本文首先概述了LDPC码编码和译码的发展历程和应用现状,然后重点研究了LDPC码的编译码算法。对于编码算法,根据硬件实现复杂程度,选择了易于实现的QC(准循环)LDPC编码算法,QC-LDPC编码算法校验矩阵子矩阵具有循环特征,编码时存储量和运算量较低。对于译码算法,首先介绍了BP(置信传播)算法及其改进的LLR(对数似然比)BP译码算法,这两种算法有着较好的译码性能,但却不利于硬件实现,然后重点研究了最小和译码算法,以及这种算法在性能上的两种改进算法归一化最小和算法和带偏移量的最小和算法。
最后利用Matlab软件 ...
二维码

扫码加我 拉你入群

请注明:姓名-公司-职位

以便审核进群资格,未注明则拒绝

关键词:FPGA matlab软件 MATLAB atlab matla

您需要登录后才可以回帖 登录 | 我要注册

本版微信群
扫码
拉您进交流群
GMT+8, 2026-1-29 20:45