楼主: 打了个飞的
32 0

[学习资料] 多元LDPC码高速编译码器研究 [推广有奖]

  • 0关注
  • 25粉丝

已卖:7255份资源
好评率:99%
商家信誉:一般

院士

98%

还不是VIP/贵宾

-

威望
0
论坛币
3465 个
通用积分
4711.7410
学术水平
8 点
热心指数
9 点
信用等级
8 点
经验
18726 点
帖子
2182
精华
0
在线时间
1385 小时
注册时间
2024-5-25
最后登录
2025-12-25

楼主
打了个飞的 在职认证  发表于 2025-12-16 12:19:09 |AI写论文

+2 论坛币
k人 参与回答

经管之家送您一份

应届毕业生专属福利!

求职就业群
赵安豆老师微信:zhaoandou666

经管之家联合CDA

送您一个全额奖学金名额~ !

感谢您参与论坛问题回答

经管之家送您两个论坛币!

+2 论坛币
多元LDPC码高速编译码器研究
LDPC (Low-density Parity-check,低密度奇偶校验码)是Robert Gallager于1962年提出的一种具有稀疏的校验矩阵的一种线性分组码。这种码字性能逼近香农限,是近年来编码界的热点。
Davey和Mackay在1998年提出了基于有限伽罗华域GF(g)上的多元LDPC码,比通常意义上的二元LDPC有更优秀的性能,并且所在伽罗华域越大,译码性能就越好。本文用FPGA(Field-Programmable GateArray,现场可编程门阵列)实现了多元LDPC码的编译码器,在其实用化进程上又前进了重要一步。
首先,在多元LDPC码编码器基本原理基础上,对域运算乘法和加法做了三段式时间优化处理和硬件设计,并针对性地设计了相应的模块结构,优化了编码器的运算过程;在编码器的设计中,采用了基于FSM (Finite state machine,有限状态机)的串行编码器、基于流水线的并行编码器,以及部分并行编码器。这三种编码器各有优势,分别适用于不同的场景,这些设计在节省片上资源的前提下,尽可能提高编码器的吞吐量。
其次,考虑到改进 ...
二维码

扫码加我 拉你入群

请注明:姓名-公司-职位

以便审核进群资格,未注明则拒绝

关键词:Program machine Density Parity Robert

您需要登录后才可以回帖 登录 | 我要注册

本版微信群
jg-xs1
拉您进交流群
GMT+8, 2025-12-25 19:02