你好,欢迎来到经管之家 [登录] [注册]

设为首页 | 经管之家首页 | 收藏本站

基于FPGA的RISC 8位单片机设计_通信工程毕业论文范文

发布时间:2015-06-01 来源:人大经济论坛
基于FPGA的RISC 8位单片机设计_通信工程毕业论文范文 全部作者: 周启民 杨福宝 第1作者单位: 武汉理工大学 信息工程学院 论文摘要: 本文基于FPGA和RISC的技术,用Verilog HDL语言设计了1个8位单片机,在QuartusⅡ下进行软件仿真,并在硬件上得到应用。这个处理器解决了目前常用嵌入式处理器的指令复杂、执行时间长、执行效率低且硬件框架固定不可根据工程应用修改的缺陷。关键词:RISC、FPGA、Verilog HDL、8位单片机 关键词: RISC,FPGA,Verilog HDL,8位单片机 (浏览全文) 发表日期: 2008年01月18日 同行评议: 1.摘要中对嵌入式单片机缺点的评价并不贴切。软核的嵌入式单片机已经得到广泛的工程应用。2. 论文缺乏说明为什么必须是分作8个部分,与目前通行的RISC单片机的划分有何不同,如果是相同,那本文的单片机的优特点又是如何体现的?3.本文的单片机共设计了多少条指令?最终实现了多少条指令?是否通过什么公认的测试手段说明设计是有效的?对液晶YM12864的控制用到了多少条指令?4.为什么只有程序控制器模块的结果?5. 本文单片机的优点是通过与现有那类单片机比较后得出的?比较的数据? 综合评价: 修改稿: 注:同行评议是由特聘的同行专家给出的评审意见,综合评价是综合专家对论文各要素的评议得出的数值,以1至5颗星显示。
经管之家“学道会”小程序
  • 扫码加入“考研学习笔记群”
推荐阅读
经济学相关文章
标签云
经管之家精彩文章推荐