你好,欢迎来到经管之家 [登录] [注册]

设为首页 | 经管之家首页 | 收藏本站

多路信号复用的基带发信系统模型_通信工程专业论文

发布时间:2015-01-24 来源:人大经济论坛
通信工程专业论文 目录 摘要 I Abstract II 目录 III 前言 1 1 数字复接技术及其建模与设计 3 1.1 引言 3 1.2 数字复接原理 4 1.2.1 数字复接的基本概念 4 1.2.2 数字复接的方法及方式 4 1.3 四路同步数字复接器的VHDL建模和设计 9 1.3.1 四路同步数字复接器的VHDL建模思想 9 1.3.2 四路同步数字复接器的原理框图模型 9 1.3.3 四路同步数字复接器的原理框图说明 9 1.3.4 复接器各单元电路的VHDL程序设计 11 1.3.5 复接器系统电路的VHDL程序设计 14 2 数字基带信号的编码建模与设计 15 1.1 引言 15 1.2 关于基带信号的编码 15 2.3 HDB3码的编码、译码规则 17 2.3.1 HDB3码的编码规则 17 2.3.2 HDB3码的译码规则 19 2.4 HDB3编码器的VHDL建模与程序设计 19 2.4.1 HDB3码的VHDL建模思想 19 2.4.2 HDB3码的设计模型与VHDL编程实现 20 3 基带发信系统的建模与设计 25 3.1 引言 25 3.2 基带发信系统的建模与设计 26 3.2.1 基带发信系统的设计模型 26 总结 29 致谢 31 参考文献 32 附件 系统源程序 1 1. 多路复用的基带发信系统主程序 1 2. 四路同步复接器子程序 2 3. 四或门器件子程序 5 4. 八进制计数器子程序 6 5. 十六进制计数器子程序 7 6. 支路信码接入转换器子程序 8 7. 时序发生器子程序 9 8. HDB3编码器子程序 15 摘要 多路信号复用的基带发信系统通常由两部分组成,数字复接部分和HDB3编码器部分。数字复接部分主要由时序发生器部分和信码接入转换器部分组成,HDB3编码器主要由插“V”部分和补“B”部分以及单极性转双极性部分组成。 在以往的开发设计中,由于没有出现FPGA/CPLD新型器件以及相应的软件,因此数字通信这方面的电路开发难度大,开发周期长,大大限制了它的推广使用。然而,由于微电子技术和计算机软件技术的发展,如今科研人员可利用新型器件FPGA/CPLD来任意设计自己想要得到的数字电路,大大提高了开发效率。 本次毕业设计就是利用VHDL来编程描述一个四路信号复用的基带发信系统,然后下载到FPGA芯片中,就得到了一块多路信号复用的基带发信系统电路。 关键词 : 多路信号复用 数字复接 基带发信系统 Abstract Baseband system model for transmitting information of multi_channel signal multiplexing usually is composed of two components, digital signal multiplexing unit and HDB3_encoder unit. digital signal multiplexing unit mainly is composed of timing generator and information coding receiver which can switch signal. HDB3_encoder unit mainly is composed of inserting_V part, patching_B part and the part which can switch unipolar signal to bipolar signal. In the past the development of design, as no new FPGA/CPLD devices and the corresponding software, therefore, the digital communication circuit is very difficult to develop, that require long designing cycle, significantly restrict its use and popularize, however, in pace with microelectronics and computer software technology development, now researcher can use new FPGA/CPLD devices to design arbitrary digital circuit that they want to realize, greatly increasing the efficiency of the development. This design project for graduation was to use VHDL to describe a baseband system for transmitting information of four_channel signal multiplexing by programming, and then download to FPGA device, only that, the chip of system for transmitting information of multi_channel signal multiplexing will be realize successfully. Keywords: multi_channel signal multiplexing,digital multiplexer,baseband system for transmitting information
经管之家“学道会”小程序
  • 扫码加入“考研学习笔记群”
推荐阅读
经济学相关文章
标签云
经管之家精彩文章推荐