Ö±½ÓÐòÁÐÀ©ÆµÓëQPSKµ÷ÖƵÄFPGAÉè¼ÆÓëʵÏÖ_ͨÐŹ¤³Ì±ÏÒµÂÛÎÄ·¶ÎÄ
·¢²¼Ê±¼ä£º
2015-06-01
À´Ô´£º
ÈË´ó¾¼ÃÂÛ̳
Ö±½ÓÐòÁÐÀ©ÆµÓëQPSKµ÷ÖƵÄFPGAÉè¼ÆÓëʵÏÖ_ͨÐŹ¤³Ì±ÏÒµÂÛÎÄ·¶ÎÄ
È«²¿×÷Õߣº ÆëÑ©Ã÷ ÍõÓ¨ µÚ1×÷Õßµ¥Î»£º ±±¾©Óʵç´óѧµçÐŹ¤³ÌѧԺ ÂÛÎÄÕªÒª£º À©ÆµÆµÆ×ͨÐż¼ÊõÒòΪÆäÓÅÁ¼ÐÔÄÜÄ¿Ç°µÃµ½¹ã·ºÓ¦Óã¬ÆäϵͳµÄÌصãÊÇÕ¼ÓÃƵ´ø¿í¶ÈÔ¶Ô¶´óÓÚÒª´«ÊäµÄÔʼÐźŵĴø¿í£¬ÇÒÓëÔʼÐźŴø¿íÎ޹ء£±¾ÎÄÉè¼ÆÁË1ÖÖÖ±½ÓÐòÁÐÀ©ÆµµÄ½á¹¹£¬²ÉÓÃmÐòÁÐ×÷ΪÀ©ÆµÐòÁУ¬×îºóͨ¹ýÓ²¼þÃèÊöÓïÑÔVerilog HDLÔÚQuartusIIÉÏʵÏÖÁËÆä·ÂÕæÄ£ÐÍ£¬¾ßÓÐ1¶¨µÄʵÓüÛÖµ ¹Ø¼ü´Ê£º À©Æµ£¬FPGA£¬Verilog HDL (ä¯ÀÀÈ«ÎÄ) ·¢±íÈÕÆÚ£º 2008Äê03ÔÂ27ÈÕ Í¬ÐÐÆÀÒ飺
£¨ÔÝʱûÓУ©
×ÛºÏÆÀ¼Û£º £¨ÔÝʱûÓУ©