ÄãºÃ£¬»¶Ó­À´µ½¾­¹ÜÖ®¼Ò [µÇ¼] [×¢²á]

ÉèΪÊ×Ò³ | ¾­¹ÜÖ®¼ÒÊ×Ò³ | Êղر¾Õ¾

Ö±½ÓÐòÁÐÀ©ÆµÓëQPSKµ÷ÖƵÄFPGAÉè¼ÆÓëʵÏÖ_ͨÐŹ¤³Ì±ÏÒµÂÛÎÄ·¶ÎÄ

·¢²¼Ê±¼ä£º2015-06-01 À´Ô´£ºÈË´ó¾­¼ÃÂÛ̳
Ö±½ÓÐòÁÐÀ©ÆµÓëQPSKµ÷ÖƵÄFPGAÉè¼ÆÓëʵÏÖ_ͨÐŹ¤³Ì±ÏÒµÂÛÎÄ·¶ÎÄ È«²¿×÷Õߣº ÆëÑ©Ã÷ ÍõÓ¨ µÚ1×÷Õßµ¥Î»£º ±±¾©Óʵç´óѧµçÐŹ¤³ÌѧԺ ÂÛÎÄÕªÒª£º À©ÆµÆµÆ×ͨÐż¼ÊõÒòΪÆäÓÅÁ¼ÐÔÄÜÄ¿Ç°µÃµ½¹ã·ºÓ¦Óã¬ÆäϵͳµÄÌصãÊÇÕ¼ÓÃƵ´ø¿í¶ÈÔ¶Ô¶´óÓÚÒª´«ÊäµÄԭʼÐźŵĴø¿í£¬ÇÒÓëԭʼÐźŴø¿íÎ޹ء£±¾ÎÄÉè¼ÆÁË1ÖÖÖ±½ÓÐòÁÐÀ©ÆµµÄ½á¹¹£¬²ÉÓÃmÐòÁÐ×÷ΪÀ©ÆµÐòÁУ¬×îºóͨ¹ýÓ²¼þÃèÊöÓïÑÔVerilog HDLÔÚQuartusIIÉÏʵÏÖÁËÆä·ÂÕæÄ£ÐÍ£¬¾ßÓÐ1¶¨µÄʵÓüÛÖµ ¹Ø¼ü´Ê£º À©Æµ£¬FPGA£¬Verilog HDL (ä¯ÀÀÈ«ÎÄ) ·¢±íÈÕÆÚ£º 2008Äê03ÔÂ27ÈÕ Í¬ÐÐÆÀÒ飺 £¨ÔÝʱûÓУ© ×ÛºÏÆÀ¼Û£º £¨ÔÝʱûÓУ©
¾­¹ÜÖ®¼Ò¡°Ñ§µÀ»á¡±Ð¡³ÌÐò
  • ɨÂë¼ÓÈë¡°¿¼ÑÐѧϰ±Ê¼ÇȺ¡±
ÍƼöÔĶÁ
¾­¼ÃѧÏà¹ØÎÄÕÂ
±êÇ©ÔÆ
¾­¹ÜÖ®¼Ò¾«²ÊÎÄÕÂÍƼö